gogo专业大尺度亚洲高清人体,美女张开双腿让男生桶,亚洲av无码一区二区三区鸳鸯影院,久久久久国产精品人妻

當(dāng)前位置: 首頁(yè) > 原創(chuàng)圖書(shū) >《FPGA應(yīng)用開(kāi)發(fā)入門(mén)與典型實(shí)例》圖書(shū)介紹

《FPGA應(yīng)用開(kāi)發(fā)入門(mén)與典型實(shí)例》圖書(shū)介紹
  • 圖書(shū)名稱 :    《FPGA應(yīng)用開(kāi)發(fā)入門(mén)與典型實(shí)例》
  • 作       者 :    華清遠(yuǎn)見(jiàn)
  • 出版單位 :    人民郵電出版社
  • 叢書(shū)名稱 :    北京華清遠(yuǎn)見(jiàn)嵌入式培訓(xùn)中心教材
  • 全書(shū)章節(jié) :    共13章
  • 出版日期 :    2008年7月
編輯推薦

· 多年嵌入式人才培養(yǎng)及項(xiàng)目研發(fā)經(jīng)驗(yàn)總結(jié)
· 數(shù)百家企業(yè)嵌入式研發(fā)崗位人才需求匯總
· 數(shù)十所嵌入式專業(yè)大學(xué)院校教學(xué)現(xiàn)狀調(diào)研
· 側(cè)重實(shí)踐及案例分析并輔以代碼加以講解

圖書(shū)簡(jiǎn)介

       fpga(現(xiàn)場(chǎng)可編程邏輯器件)以其體積小、功耗低、穩(wěn)定性高等優(yōu)點(diǎn)被廣泛應(yīng)用于各類電子產(chǎn)品的設(shè)計(jì)中。本書(shū)全面講解了fpga系統(tǒng)設(shè)計(jì)的背景知識(shí)、硬件電路設(shè)計(jì),硬件描述語(yǔ)言verilog hdl的基本語(yǔ)法和常用語(yǔ)句,fpga的開(kāi)發(fā)工具軟件的使用,基于fpga的軟核嵌入式系統(tǒng),fpga設(shè)計(jì)的基本原則、技巧、ip核, fpga在接口設(shè)計(jì)領(lǐng)域的典型應(yīng)用,fpga+dsp的系統(tǒng)設(shè)計(jì)與調(diào)試,以及數(shù)字變焦系統(tǒng)和pci數(shù)據(jù)采集系統(tǒng)這兩個(gè)完整的系統(tǒng)設(shè)計(jì)案例。
      本書(shū)內(nèi)容全面、實(shí)例豐富,適合fpga系統(tǒng)設(shè)計(jì)初學(xué)者,大專院校通信工程、電子工程、計(jì)算機(jī)、微電子和半導(dǎo)體相關(guān)專業(yè)師生,硬件系統(tǒng)工程師和ic設(shè)計(jì)工程師學(xué)習(xí)使用。

圖書(shū)目錄

第1章 fpga系統(tǒng)設(shè)計(jì)基礎(chǔ)
1.1 fpga技術(shù)的發(fā)展歷史和動(dòng)向 
1.2 fpga的典型應(yīng)用領(lǐng)域
1.3 fpga的工藝結(jié)構(gòu)
1.4 主流的fpga芯片廠家及其代表產(chǎn)品
1.5 工程項(xiàng)目中fpga芯片選擇策略和原則
第2章 從零開(kāi)始設(shè)計(jì)fpga最小系統(tǒng)
2.1 fpga最小系統(tǒng)的概念
2.2 fpga最小系統(tǒng)電路分析
2.3 fpga硬件系統(tǒng)的設(shè)計(jì)技巧
2.4 fpga硬件系統(tǒng)的調(diào)試方法
2.5 典型實(shí)例1:在altera的fpga開(kāi)發(fā)板上運(yùn)行第一個(gè)fpga程序
2.6 典型實(shí)例2:在xilinx的fpga開(kāi)發(fā)板上運(yùn)行第一個(gè)fpga程序
第3章 硬件描述語(yǔ)言verilog hdl基礎(chǔ)
3.1 verilog hdl語(yǔ)言簡(jiǎn)介
3.2 verilog hdl程序基本結(jié)構(gòu)
3.3 verilog hdl語(yǔ)言的數(shù)據(jù)類型和運(yùn)算符
3.4 verilog hdl語(yǔ)言的賦值語(yǔ)句和塊語(yǔ)句
3.5 verilog hdl語(yǔ)言的條件語(yǔ)句
3.6 verilog hdl語(yǔ)言的其他常用語(yǔ)句
3.7 verilog hdl語(yǔ)言實(shí)現(xiàn)組合邏輯電路
3.8 verilog hdl語(yǔ)言實(shí)現(xiàn)時(shí)序邏輯電路
3.9 verilog hdl語(yǔ)言與c語(yǔ)言的區(qū)別與聯(lián)系
3.10 verilog hdl程序設(shè)計(jì)經(jīng)驗(yàn)
3.11 典型實(shí)例3:數(shù)字跑表
3.12 典型實(shí)例4:ps/2接口控制
3.13 典型實(shí)例5:交通燈控制器
第4章 硬件描述語(yǔ)言verilog hdl設(shè)計(jì)進(jìn)階
4.1 task和function說(shuō)明語(yǔ)句的區(qū)別
4.2 verilog hdl高級(jí)語(yǔ)法結(jié)構(gòu)——任務(wù)(task)
4.3 verilog hdl高級(jí)語(yǔ)法結(jié)構(gòu)——任務(wù)(function)
4.4 有限狀態(tài)機(jī)的設(shè)計(jì)原理及其代碼風(fēng)格
4.5 邏輯綜合的原則以及可綜合的代碼設(shè)計(jì)風(fēng)格
4.6 典型實(shí)例6:狀態(tài)機(jī)應(yīng)用
4.7 典型實(shí)例7:自動(dòng)轉(zhuǎn)換量程頻率計(jì)控制器
4.8 典型實(shí)例8:使用函數(shù)實(shí)現(xiàn)簡(jiǎn)單的處理器
第5章 fpga設(shè)計(jì)開(kāi)發(fā)軟件quartus ii的使用技巧
5.1 quartus ii軟件簡(jiǎn)介
5.2 quartus ii軟件新特性
5.3 quartus ii軟件的安裝與啟動(dòng)
5.4 quartus ii軟件設(shè)計(jì)流程
5.5 創(chuàng)建工程設(shè)計(jì)文件
5.6 編譯及仿真工程
5.7 約束及配置工程
5.8 logiclock邏輯鎖定工具使用技巧
5.9 signaltap ii在線邏輯分析儀的使用方法
5.10 典型實(shí)例9:signaltap ii功能演示
5.11 典型實(shí)例10:logiclock功能演示
第6章 fpga設(shè)計(jì)開(kāi)發(fā)軟件ise使用技巧
6.1 ise軟件簡(jiǎn)介
6.2 ise軟件的安裝與啟動(dòng)
6.3 ise軟件的設(shè)計(jì)流程
6.4 創(chuàng)建設(shè)計(jì)工程
6.5 編譯與仿真設(shè)計(jì)工程
6.6 增量式設(shè)計(jì)(incremental design)技巧
6.7 片上邏輯分析儀(chipscope pro)使用技巧
6.8 典型實(shí)例11:chipscope功能演示
6.9 典型實(shí)例12:增量式設(shè)計(jì)(incremental design)演示
第7章 fpga系統(tǒng)設(shè)計(jì)的仿真驗(yàn)證
7.1 fpga設(shè)計(jì)仿真驗(yàn)證的原理和方法
7.2 modelsim仿真工具簡(jiǎn)介
7.3 modelsim的仿真流程
7.4 功能仿真和時(shí)序仿真的區(qū)別和實(shí)現(xiàn)方法
7.5 仿真測(cè)試文件(testbench)的設(shè)計(jì)方法
7.6 典型實(shí)例13:sdram讀寫(xiě)控制的實(shí)現(xiàn)與modelsim仿真
第8章 基于fpga的片上可編程系統(tǒng)(sopc)設(shè)計(jì)
8.1 基于fpga的sopc系統(tǒng)組成原理和典型方案
8.2 altera公司的nios ii解決方案
8.3 基于nios ii的開(kāi)發(fā)設(shè)計(jì)流程
8.4 典型實(shí)例14:基于niosii處理器的“hello led”程序設(shè)計(jì)
8.5 典型實(shí)例15:基于niosii處理器的數(shù)字鐘設(shè)計(jì)
第9章 fpga系統(tǒng)設(shè)計(jì)原則和技巧
9.1 fpga系統(tǒng)設(shè)計(jì)的3個(gè)基本原則
9.2 fpga系統(tǒng)設(shè)計(jì)的3種常用技巧
9.3 fpga系統(tǒng)設(shè)計(jì)的3種常用ip模塊
第10章 利用fpga實(shí)現(xiàn)外設(shè)通信接口
10.1 fpga在外設(shè)接口實(shí)現(xiàn)方面的優(yōu)勢(shì)
10.2 利用fpga實(shí)現(xiàn)rs-232c串行接口
10.3 利用fpga實(shí)現(xiàn)usb 2.0通信接口
10.4 利用fpga實(shí)現(xiàn)常用顯示接口(display interface)
10.5 利用fpga實(shí)現(xiàn)a/d、d/a轉(zhuǎn)換器接口
10.6 典型實(shí)例16:rs-232c(uart)接口的設(shè)計(jì)與實(shí)現(xiàn)
10.7 典型實(shí)例17:usb 2.0接口的設(shè)計(jì)與實(shí)現(xiàn)
10.8 典型實(shí)例18:字符lcd接口的設(shè)計(jì)與實(shí)現(xiàn)
10.9 典型實(shí)例19:vga接口的設(shè)計(jì)與實(shí)現(xiàn)
第10章 fpga與dsp協(xié)同處理系統(tǒng)設(shè)計(jì)
11.1 基于fpga+dsp協(xié)同處理平臺(tái)的優(yōu)勢(shì)和適用領(lǐng)域
11.2 基于fpga+dsp的協(xié)同處理平臺(tái)的設(shè)計(jì)流程
11.3 fpga與dsp的通信接口設(shè)計(jì)
11.4 fpga+dsp協(xié)同平臺(tái)的調(diào)試技巧和注意事項(xiàng)
11.5 典型實(shí)例20:fpga片上硬件乘法器的使用
11.6 典型實(shí)例21:整數(shù)dct變換的設(shè)計(jì)與實(shí)現(xiàn)
第12章 數(shù)字圖像倍焦系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例
12.1 設(shè)計(jì)需求分析與芯片選型
12.2 系統(tǒng)工作原理分析
12.3 系統(tǒng)原理框圖
12.4 fpga內(nèi)部結(jié)構(gòu)設(shè)計(jì)
12.5 系統(tǒng)硬件配置方案
12.6 fpga在其他視頻和圖像處理系統(tǒng)中的應(yīng)用
第13章 高速pci信號(hào)采集卡設(shè)計(jì)與實(shí)現(xiàn)綜合實(shí)例
13.1 設(shè)計(jì)需求分析與功能定義
13.2 系統(tǒng)工作原理分析  
13.3 pci接口芯片pci9054與fpga的接口設(shè)計(jì)
13.4 pci卡的驅(qū)動(dòng)程序設(shè)計(jì)
13.5 主機(jī)應(yīng)用程序和驅(qū)動(dòng)程序的接口設(shè)計(jì)
13.6 fpga內(nèi)部結(jié)構(gòu)設(shè)計(jì)
13.7 硬件系統(tǒng)實(shí)現(xiàn)
13.8 樣機(jī)的調(diào)試方法和技巧
13.9 產(chǎn)品穩(wěn)定性和可靠性測(cè)試
13.10 產(chǎn)品定型和設(shè)計(jì)文檔備案